「キャッシュメモリ」の版間の差分

削除された内容 追加された内容
→‎参考文献: Cite book
75行目:
== 参考文献 ==
{{参照方法|date=2013年4月}}
{{Refbegin|2}}
* {{Cite book |和書|first=ジョン・L |last=ヘネシー |first2=デイビッド・A |last2=パターソン著、 |date=1993-05|translator=富田眞冶/村上和彰/新實治男訳、『 |title=コンピュ-タ・ア-キテクチャ 設計・実現・評価の定量的アプローチ』、 |publisher=日経BP社、ISBN |isbn= 4-8222-7152-8}}
* {{Cite book |和書|first=ジョン・L |last=ヘネシー |first2=デイビッド・A |last2=パターソン/ジョン・L・ヘネシー著、 |date=1999-05|translator=成田光彰訳、『 |title=コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース  |volume=上 |editon=第2版(上/下)』、 |publisher=日経BP社、ISBN |isbn=4-8222-8056-X/ISBN 4-8222-8057-8}}
* {{Cite book |和書|first=ジョン・L |last=ヘネシー |first2=デイビッド・A |last2=パターソン |date=1999-05|translator=成田光彰 |title=コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース |volume=下 |editon=第2版 |publisher=日経BP社 |isbn=4-8222-8057-8 }}
* {{Cite book |和書|last=中森|first=著、『 |date=2004-04|title=マイクロプロセッサ・アーキテクチャ入門 RISCプロセッサの基礎から最新プロセッサのしくみまで |series=TECHI Vol.20』、 |publisher=CQ出版社、ISBN |isbn= 4-7898-3331-3 }}
* {{Cite book |和書|author= インテル株式会社、『|title=IA-32 インテル アーキテクチャ ソフトウェア・デベロッパーズ・マニュアル }}
{{Refend}}
 
{{CPU technologies}}
* ジョン・L・ヘネシー/デイビッド・A・パターソン著、富田眞冶/村上和彰/新實治男訳、『コンピュ-タ・ア-キテクチャ 設計・実現・評価の定量的アプローチ』、日経BP社、ISBN 4-8222-7152-8
* デイビッド・A・パターソン/ジョン・L・ヘネシー著、成田光彰訳、『コンピュータの構成と設計 ハードウエアとソフトウエアのインタフェース 第2版(上/下)』、日経BP社、ISBN 4-8222-8056-X/ISBN 4-8222-8057-8
* 中森章著、『マイクロプロセッサ・アーキテクチャ入門 RISCプロセッサの基礎から最新プロセッサのしくみまで TECHI Vol.20』、CQ出版社、ISBN 4-7898-3331-3
* インテル株式会社、『IA-32 インテル アーキテクチャ ソフトウェア・デベロッパーズ・マニュアル』
 
{{DEFAULTSORT:きやつしゆめもり}}
[[Category:キャッシュ]]