「オープンコレクタ」の版間の差分

削除された内容 追加された内容
編集の要約なし
編集の要約なし
44行目:
 
== CMOSにおけるオープンドレイン ==
[[CMOS]]においては、TTL同様にプルアップして利用することを前提として、出力部分にNチャネルMOS-EFTのみを用いるNチャネルオープン・ドレインがほとんどである。しかし、CMOSはTTLと違ってスイッチング素子と正電圧と接地の配置が対称に近い構成を取るため、正電圧と接地を通常のオープンドレインとほぼ逆に配置することにより、プルダウンして利用する出力部分にPチャネルMOS-EFTのみを用いるPチャネルオープン・ドレインも構成できる<ref>一方、TTL(とDTL)では、入力部分の構造上、H出力の時に必要な電流よりもL出力の時に必要な電流の方が圧倒的に多い関係から、TTL同士をつなぐ回路ではPNPトランジスタのオープンコレクタをプルダウンする回路は実用的ではな使いづらい。</ref>。チャネルオープンドレインがTTLと同様にLの信号のみ電流が出力されるのに対し、Pチャネルオープンドレインでは"H"は電源の正電圧で"L"はハイインピーダンスとなる。また、NチャネルオープンドレインはワイヤードORがTTLと同じ負論理のORであるが、Pチャネルオープンドレインでは正論理のORになる。このほか、LEDを接続する場合の極性の向きと発光する条件も、信号の立ち上がりと立ち下がりの速度ならびにノイズ耐性の違いも互いに逆である。また、NチャネルオープンドレインではHレベルの電圧をプルアップ電圧次第で変更できるのに対して、Pチャネルオープンドレインではプルダウン電圧の変更によりLレベルの電圧を変更できる。しかしながら、電子と正孔の移動速度の違いゆえにPMOSがNMOSよりも動作が遅いこと、現在ではHレベル(Vdd)は異なってもLレベル(Vss)については接地の電位に統一する設計がほとんどであること、電圧レベルの変換をする際にPチェネルオープンドレインが最適となるような論理回路(例えば[[PMOS]]や[[ECL]])は現在では[[スーパーコンピュータ]]などを含めてもほとんど出回っていないこともあり、標準ロジックにおけるラインアップがきわめて少ない。
 
CMOSから見ると、ごく初期のダイオードを用いたAND (OR) 回路 ([[DRTL]]) は、CMOS出力などをダイオードを用いてNチャネル(Pチェネル)オープンドレインの出力レベルに変換したあと、ワイアードAND (OR) を用いているように見える。