「Sapphire Rapidsマイクロプロセッサ」の版間の差分

削除された内容 追加された内容
Taq-o (会話 | 投稿記録)
m typo
8iv (会話 | 投稿記録)
編集の要約なし
1行目:
{{Infobox CPU
{{Infobox CPU|名称=Sapphire Rapids|画像=|画像サイズ=|画像の説明=|生産開始=|生産終了=|販売者=|設計者=|生産者=[[インテル]]|最低周波数=|最高周波数=|最低周波数単位=|最高周波数単位=|FSB最低周波数=|FSB最高周波数=|FSB最低単位=|FSB最高単位=|QPI最低帯域=|QPI最高帯域=|QPI最低単位=|QPI最高単位=|HyperTransport最低帯域=|HyperTransport最高帯域=|HyperTransport最低単位=|HyperTransport最高単位=|最大プロセスルール=7nm,10nm|最小プロセスルール=|トランジスタ=|命令セット=|拡張命令セット=|アーキテクチャ=|マイクロアーキテクチャ=|コア数=|L1キャッシュ=|L2キャッシュ=|L3キャッシュ=|L4キャッシュ=|GPU=|前世代プロセッサ=[[Tiger Lakeマイクロアーキテクチャ|Tiger Lake]]|次世代プロセッサ=[[Granite Rapids マイクロアーキテクチャ|Granite Rapids]]|コプロセッサ=|ソケット=|パッケージ=|コードネーム=|ブランド名=}}'''Sapphire Rapidsマイクロアーキテクチャ'''(サファイアラピッドマイクロアーキテクチャ)とは[[インテル]]によって開発される予定の2つ目の10nmプロセスルール<ref>{{cite web|url=https://www.fool.com/investing/2017/07/17/how-intel-corp-will-put-data-center-chips-first.aspx|title=Here’s How Intel Corp. Will Put Data Center Chips First|accessdate=1 October 2017|last1=Eassa|first1=Ashraf|website=The Motley Fool}}</ref>か新規に開発される7nmプロセスルール<ref>{{cite web|url=https://www.techpowerup.com/237404/intel-sapphire-rapids-micro-architecture-succeeds-tiger-lake|title=Intel "Sapphire Rapids" Micro-architecture Succeeds "Tiger Lake"|accessdate=29 October 2017|website=TechPowerUp}}</ref><ref>{{cite web|url=http://www.pcgamer.com/intels-12th-generation-sapphire-rapids-core-architecture-may-arrive-in-2020/|title=Intel's 12th generation 'Sapphire Rapids' core architecture may arrive in 2020|accessdate=1 October 2017|last1=Lilly|first1=Paul|website=PC Gamer}}</ref>の[[マイクロプロセッサ]]の[[アーキテクチャ]]である。これはティンズリーワークステーションの一部と2020年から始まるサーバープラットフォームに利用される予定である。
| 名称 = Sapphire Rapids
| 画像 =
| 画像サイズ =
| 画像の説明 =
| 生産開始 =
| 生産終了 =
| 販売者 =
| 設計者 =
| 生産者 = [[インテル]]
| 最低周波数 =
| 最高周波数 =
| 最低周波数単位 =
| 最高周波数単位 =
| FSB最低周波数 =
| FSB最高周波数 =
| FSB最低単位 =
| FSB最高単位 =
| QPI最低帯域 =
| QPI最高帯域 =
| QPI最低単位 =
| QPI最高単位 =
| HyperTransport最低帯域 =
| HyperTransport最高帯域 =
| HyperTransport最低単位 =
| HyperTransport最高単位 =
| 最大プロセスルール = 10nm
| 最小プロセスルール =
| トランジスタ =
| 命令セット = x86-64, Intel 64
| 拡張命令セット =
| アーキテクチャ = x64
| マイクロアーキテクチャ =
| コア数 =
| L1キャッシュ =
| L2キャッシュ =
| L3キャッシュ =
| L4キャッシュ =
| GPU =
|前世代プロセッサ=[[Cooper Lakeマイクロアーキテクチャ|Cooper Lake]]<br/>[[Ice Lakeマイクロアーキテクチャ|Ice Lake]]
|次世代プロセッサ=[[Granite Rapids マイクロアーキテクチャ|Granite Rapids]]|
| コプロセッサ =
| ソケット =
| パッケージ =
| コードネーム =
| ブランド名 =
}}
 
'''Sapphire Rapids'''(サファイアラピッド)とは[[インテル]]によって開発されている[[マイクロプロセッサ]]である。2021年に投入される次世代[[Xeon|Xeon スケーラブル・プロセッサー]]として採用される予定<ref>{{cite web |accessdate=2020-6-24|url=https://s21.q4cdn.com/600692695/files/doc_presentations/2019/05/2019-Intel-Investor-Meeting-Shenoy.pdf#page=15 | title=Intel’s 2019 Investor Meeting – Navin Shenoy | work=Intel Corporation | date=2019-05-08}}</ref>。
現時点ではデスクトップ版向け、モバイル向けともに限られた情報しかないが、インテルの12世代目のプロセスとして開発されている<ref>{{cite web|url=https://www.dvhardware.net/article67358.html|title=Intel 12th Gen Core architecture is codenamed Sapphire Rapids|accessdate=31 October 2017|last1=De Maesschalck|first=Thomas|website=DV Hardware}}</ref>。10nmと7nmの製造プロセスの違いのため、2021年の初めにまでリリースの時期が遅れる可能性がある<ref>{{cite web|url=https://segmentnext.com/2017/09/28/intel-sapphire-rapids-teased-2020-12th-gen-7nm-process/|title=Intel Sapphire Rapids Teased For 2020, 12th Gen 7nm, Will Arrive After Ice Lake/Tiger Lake CPUs|accessdate=31 October 2017|last1=Rizvi|first1=Imtiaz|website=SegmentNext}}</ref>。
 
== 概要 ==
Sapphire Rapidsは10nmプロセスルールで製造されるIntelのサーバー向けプロセッサとしては第2世代となり、新たなマイクロアーキテクチャが導入される。
これにより用途によって[[Cooper Lakeマイクロアーキテクチャ|Cooper Lake]]と[[Ice Lakeマイクロアーキテクチャ|Ice Lake-SP]]と分かれていたアーキテクチャが再び統合される見込み。
 
2020年6月にSapphire Rapidsの最初のシリコンが動いており、テストが開始されていることを明らかにした<ref>{{cite web |accessdate=2020-6-24|url=https://cloud.watch.impress.co.jp/docs/news/1259942.html | title=Intel、Cooper Lakeを第3世代Xeon Scalable Processorsとして正式発表 4~8ソケット向け | work=Impress Corporation | date=2019-06-18}}</ref>。
 
なお[[Sandy Bridgeマイクロアーキテクチャ|Sandy Bridge]]よりサーバー向けとクライアント向けプロセッサの開発コードが統一されてきたが、Sapphire Rapidsからは異なる開発コードが用いられている。
 
== 特徴 ==
*10nmプロセス
*Advanced Matrix Extensions (AMX)<ref>{{cite web |accessdate=2020-6-24|url=https://pc.watch.impress.co.jp/docs/news/1260877.html | title=インテル、AI機能を強化した第3世代Xeon SPやFPGAを投入 | work=Impress Corporation | date=2020-06-23}}</ref>
*DDR5対応
*PCIe Gen5
*1-8ソケット
*LGA 4677<ref>{{cite web |accessdate=2020-06-24|url=https://www.computerbase.de/2019-10/intel-sapphire-rapids-lga-4677-pcie-5.0-cpu/ | title=Intel Sapphire Rapids: LGA 4677 beherbergt ab 2021 PCIe-5.0-Prozessoren | work=ComputerBase | date=2019-10-14}}</ref>
*Eagle Streamプラットホーム
 
== 脚注 ==
8 ⟶ 71行目:
 
== 関連項目 ==
* [[Tiger Lakeマイクロアーキテクチャ|Tiger Lake]]
* [[インテル チック・タック]]
 
{{Intel processors|Cannonlake}}